[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

現代EDA技術及其應用 基於Intel FPGA&Verilog HDL的描述與 圖書
該商品所屬分類:圖書 ->
【市場價】
640-928
【優惠價】
400-580
【出版社】清華大學出版社 
【ISBN】9787302611295
【折扣說明】一次購物滿999元台幣免運費+贈品
一次購物滿2000元台幣95折+免運費+贈品
一次購物滿3000元台幣92折+免運費+贈品
一次購物滿4000元台幣88折+免運費+贈品
【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
版本正版全新電子版PDF檔
您已选择: 正版全新
溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
*. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
*. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
*. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
內容介紹



出版社:清華大學出版社
ISBN:9787302611295
商品編碼:10063957912709

品牌:文軒
出版時間:2022-09-01
代碼:74


    
    
"
作  者:張俊濤,陳曉莉 編
/
定  價:74
/
出 版 社:清華大學出版社
/
出版日期:2022年09月01日
/
頁  數:404
/
裝  幀:平裝
/
ISBN:9787302611295
/
目錄
●基礎篇
第1章 EDA技術簡介
1.1 為什麼需要學習EDA技術
1.2 應用EDA技術的3個要素
1.2.1 可編程邏輯器件
1.2.2 硬件描述語言
1.2.3 EDA軟件
1.3 EDA技術的應用領域
1.4 電子繫統設計方法
1.5 網絡學習資源
本章小結
思考與練習
第2章 Verilog HDL基礎
2.1 模塊的基本結構
2.2 Verilo素
2.2.1 取值集合
2.2.2 常量
2.2.3 標識符與關鍵詞
2.3 數據類型
2.3.1 線網
2.3.2 變量
2.3.3 存儲器
2.3.4 標量與矢量
2.4 運算符與操作符
2.4.1 算術運算符
2.4.2 邏輯運算符
2.4.3 位操作符
2.4.4 關繫運算符
2.4.5 等式運算符
2.4.6 條件操作符
2.4.7 移位操作符
2.4.8 縮位運算符
2.4.9 拼接操作符
2.5 模塊功能的描述方法
2.5.1 行為描述
2.5.2 數據流描述
2.5.3 結構描述
2.5.4 混合描述方法
2.6 層次化電路設計
2.6.1 模塊例化方法
2.6.2 生成語句
2.7 函數與任務
2.7.1 函數
2.7.2 任務
2.8 編譯預處理指令
2.8.1 宏定義指令
2.8.2 條件編譯指令
2.8.3 文件包含指令
2.8.4 時間尺度指令
2.9 測試平臺文件
2.9.1 顯示任務
2.9.2 仿真時間函數
2.9.3 仿真控制任務
2.9.4 數據讀取任務
2.9.5 文件任務與函數
2.9.6 應用示例
2.10 Verilog可綜合語法
2.10.1 可綜合原則
2.10.2 組合邏輯電路的可綜合描述
2.10.3 時序邏輯電路的可綜合描述
本章小結
思考與練習
第3章 Quartus Prime的應用
3.1 基本設計流程
3.1.1 建立工程
3.1.2 設計輸入
3.1.3 編譯、綜合與適配
3.1.4 引腳鎖定
3.1.5 編程與配置
3.2 原理圖設計方法
3.3 仿真分析
3.3.1 基於向量波形的仿真方法
3.3.2 基於testbench的仿真方法
3.4 邏輯分析儀的應用
3.5 數字頻率計的設計——基於原理圖方法
本章小結
思考與練習
應用篇
第4章 常用數字器件的描述
4.1 組合邏輯器件的描述
4.1.1 基本邏輯門
4.1.2 編碼器
4.1.3 譯碼器
4.1.4 數據選擇器
4.1.5 數值比較器
4.1.6 三態緩衝器
4.1.7 奇偶校驗器
4.2 常用時序邏輯器件的描述
4.2.1 觸發器
4.2.2 寄存器
4.2.3 計數器
4.3 分頻器的設計及應用
4.3.1 偶分頻器設計
4.3.2 奇分頻器設計
4.3.3 半整數分頻器設計
4.3.4 分頻器的應用
4.4 存儲器及其應用
4.4.1 ROM
4.4.2 RAM
4.4.3 FIFO
4.5 數字頻率計的設計——基於HDL方法
4.6 偽隨機序列發生器的設計
本章小結
設計與實踐
第5章 IP的應用
5.1 基本功能IP
5.2 IP的定制方法
5.3 DDS信號源的設計
5.3.1 相位累加器的設計
5.3.2 正弦ROM的定制
5.3.3 輸出數據的校正
5.3.4 頂層電路設計
5.3.5 D/A轉換及濾波電路
5.3.6 功能擴展及應用
5.4 等精度頻率計的設計
5.4.1 主控電路設計
5.4.2 頻率測量與計算電路設計
……
內容簡介
  本書繫統講述基於Intel FPGA & Verilog HDL的現代EDA技術及其應用。全書分為3篇,共7章。第1~3章為基礎篇:第1章介紹EDA的基本概念和應用要素;第2章講述Verilog HDL的基本結構、語法要點和應用;第3章講述在Quartus Prime開發環境下進行數字繫統設計的基本流程、原理圖設計方法、仿真分析和在線測試方法。第4~6章為應用篇:第4章首先講述常用數字器件的功能描述方法,然後講述分頻器和存儲器的描述及應用;第5章講述Quartus Prime中典型IP的應用;第6章講述狀態機的設計方法,並通過典型的應用實例突出EDA技術的應用。第7章為提高篇,首先講述HDL代碼的書寫規範和數字繫統的設計原則,然後簡要介紹Quartus Prime綜合與優化設計問題,最後重點講述時序分析和Verilog HDL中的數值運算方法。
作者簡介
張俊濤,陳曉莉 編
張俊濤,陝西科技大學電氣與信息工程學院教授、碩士生導師,中國電子學會高級會員,陝西省電子線路教學指導委員會委員。長期從事電類專業基礎課程教學和實踐教學、電子信息類專業課程教學以及軟件無線電、嵌入式繫統應用等領域的科研工作,先後開設“模擬電子技術”、“數字電子技術”、“信號與繫統”、“EDA技術及應用”、“數字信號處理”、“高頻電路”和“單片機原理及應用”等多門本科生課程以及“電子繫統設計技術”研究生課程,同時組織和指導全國大學生電子設計競賽、EDA/SOPC電子設計專題競賽和模數混合電路應用設計競賽等共10多屆,獲重量獎10多項,省級獎百餘項。發表學術論文60餘篇,其中EI檢索6餘篇。等



"
 
網友評論  我們期待著您對此商品發表評論
 
相關商品
在線留言 商品價格為新臺幣
關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
返回頂部