![內容虛線](http://img.alicdn.com/imgextra/i4/101450072/TB2uhKJhB0kpuFjSsppXXcGTXXa-101450072.png)
內容簡介
![](http://img.alicdn.com/imgextra/i2/101450072/TB2LvCmhxXkpuFjy0FiXXbUfFXa-101450072.png)
中國的集成電路產業的落後不僅體現在制作工藝上,也體現在設計工具上。吳國盛編著的《7天搞定FPGA--Robei與Xilinx實戰》采用了Xilinx近期新的設計工具Vivado和帶ARM Cortex-A9硬核的第七代FPGA,以簡單易用的Robei可視化芯片設計軟件為基礎,重點講述集成電路可視化的框圖設計模式,並循序漸進,逐步引導讀者從零開始掌握Verilog語言和集成電路設計方式。Robei軟件是小巧而靈活的芯片設計仿真工具,對繫統要求不高,設計響應快,具有很多開放設計模型。本書結構一改傳統說教方式,主張實踐中學習,強調動手能力,為讀者劃分了七天的學習內容,每的內容都很好充實,隻有在實戰中摸爬滾打,纔能領悟更深。讀者可以是零基礎的初學者,也可以是學過C語言又想學習硬件設計的學生、工程師。有經驗的工程師和老師也可以通過本書快速了解Vivado設計工具以及ZynQ開發板。