![](/c49/30/11205646923.jpg)
出版社:機械工業 ISBN:9787111239918 商品編碼:11205646923 開本:16 出版時間:2008-06-01 代碼:28 作者:黃穎何利易芝譚歆...
" 基本信息- 商品名稱:計算機組成原理(高等院校規劃教材)/計算機科學與技術繫列
- 作者:黃穎//何利//易芝//譚歆
- 代碼:28
- 出版社:機械工業
- ISBN號:9787111239918
其他參考信息- 出版時間:2008-06-01
- 印刷時間:2008-06-01
- 版次:1
- 印次:1
- 開本:16開
- 包裝:平裝
- 頁數:262
- 字數:421千字
編輯推薦語 本書主要講述計算機繫統的內部工作機制和組成原理,旨在使讀者掌握計算機中各功能部件的工作原理、邏輯實現和設計方法,同時通過各個功能部件的相互聯繫有序地構成一個整體。為今後參加計算機繫統的分析、設計和開發等工作打下堅實的基礎。 本書首先對計算機的體繫結構進行了整體描述,然後分別介紹各個部件,讓讀者了解各個部件的工作原理和邏輯實現,*後講解各個部件在CPU的指揮下如何協同完成各種指令,以及讓計算機正常地工作。這種合一分一合的方式可以讓讀者在了解各個部件的工作原理時不至於割斷與其他部件的聯繫,而這種聯繫卻正體現了計算機設計的綜合性和復雜性。 內容提要 本書闡述了計算機硬件體繫的組成原理和實現。全書分10章,**~3章介紹了計算機組成的基本概念及相關基礎;第4~9章介紹了計算機組成的各部件的原理及其實現;**0章介紹了計算機體繫的一個重要發展方向,即並行計算機體繫結構。本書結構優化,內容精煉,重點突出,並配有習題、實踐項目和電子教案。 本書可作為理工科大學生“計算機組成原理”課程的教科書,也可供從事計算機領域相關工作的工程技術人員參考。 目錄出版說明 前言 **章計算機繫統概述 1.1計算機發展簡史 1.1.1**代計算機——電子管電子計算機 1.1.2第二代計算機——晶體管電子計算機 1.1.3第三代計算機——集成電路計算機 1.1.4第四代計算機——超大規模集成電路計算機 1.1.5第五代計算機——普適計算機 1.2計算機的分類 1.3計算機繫統簡介 1.3.1計算機繫統的層次結構 1.3.2計算機體繫結構和計算機組威 1.4計算機的基本組成 1.4.1馮·諾伊曼計算機的特點 1.4.2計算機的硬件框圖 1.5計算機性能的評價 1.5.1性能評價的時間因素 1.5.2性能評價程序的選擇 1.6計算機繫統設計的準則 1.7本書結構 習題 第2章運算基礎 2.1數制和數制轉換 2.1.1數制 2.1.2數制轉換 2.2數據的編碼和表示 2.2.1無符號數 2.2.2有符號數 2.2.3浮點數表示 2.2.4二進制信息編碼 2.3定點數的運算 2.3.1移位運算 2.3.2加減法運算 2.3.3乘法運算 2.3.4除法運算 2.4浮點數的運算 2.4.1浮點數的加減法運算 2.4.2浮點數的乘除法運算 2.4.3保證位 2.5檢錯碼和糾錯碼 2.5.1檢錯和糾錯的理論基礎 2.5.2奇偶校驗 2.5.3CRC校驗 2.5.4漢明碼 本章小結 習題 第3章數字電路和邏輯電路基礎 3.1布爾代數 3.2邏輯函數的化簡 3.2.1代數化簡法 3.2.2卡諾圖化簡法 3.3組合邏輯電路 3.3.1加法器 3.3.2譯碼器 3.3.3算術 3.3.4數據選擇器 3.4時序邏輯電路 3.4.1觸發器 3.4.2寄存器和移位寄存器 3.4.3計數器 3.5陣列邏輯電路 3.5.1隻讀存儲器 3.5.2隨機存取存儲器 3.5.3可編程邏輯器件 3.6VHDL硬件描述語言 3.6.1VHDL語法 3.6.2VHDL實例 3.6.3VItDL工具介紹 本章小結 習題 第4章繫統總線 4.1繫統總線概述 4.1.1總線的分類 4.1.2總線的特性和性能指標 4.2總線的通信方式 4.2.1同步通信方式 4.2.2異步通信方式民 4.3 總線仲裁 4.3.1 集中式仲裁方式 4.3.2 分布式仲裁方式 4.4 總線結構 4.4.1 單總線結構 4.4.2 多總線結構 4.5 常用高速總線標準 4.5.1 PCI 4.5.2 AGP 4.5.3 PCI Express 本章小結 習題 第5章 存儲器 5.1 概述 5.1.1 存儲器的分類 5.1.2 存儲器的層次結構 5.2 主存儲器 5.2.1 主存儲器的基本結構 5.2.2 主存儲器的技術指標 5.2.3 半導體存儲器接口的基本技術 5.2.4 **DRAM技術 5.3 輔助存儲器 5.3.1 輔助存儲器的種類與技術指標 5.3.2 硬磁盤存儲器 5.3.3 磁盤陣列存儲器 5.3.4 光盤存儲器 5.3.5 磁帶存儲器 5.4 Cache 5.4. 1Cache的工作原理 5.4.2 地址映射 5.4.3 替換策略 5.4.4 Cache寫策略 5.4.5 Cache的性能分析 5.4.6 改進Cache性能的措施 5.5 虛擬儲存器 5.5.1 虛擬存儲器的基本原理 5.5.2 虛擬存儲器的管理 5.5.3 快表TLB 5.5.4 Pentium處理機的虛擬存儲器技術 本章小結 習題 第6章 輸入輸出繫統 6.1 I/O概述 6.1.1 I/0接口的功能及組成 6.1.2 I/0接口與I/0端口 6.1.3 I/O端口的編址方式 6.2 程序查詢方式 6.2.1 程序查詢的基本思想 6.2.2 程序查詢方式的工作流程 6.3 程序中斷方式 6.3.1 中斷的基本概念 6.3.2 中斷處理流程 6.3.3 中斷向量 6.3.4 中斷判優邏輯 6.3.5 中斷的嵌套 6.4 DMA方式 6.4.1 DMA的工作方式 6.4.2 DMA接口組成 6.4.3 DMA的工作過程 6.5 I/0通道和I/0處理機 6.5.1 I/0通道的種類和功能 6.5.2 通道型I/0處理機和外圍處理機 6.6 I/O接口標準 6.6.1 IDE和SA2TA 6.6.2 USB和FireWire 本章小結 習題 第7章 CPU的結構與功能 7.1 CPU的功能 7.2 CPU的結構 7.2.1 CPU的結構框圖 7.2.2 算術和控制器 7.2.3 CPU的寄存器 7.3 指令周期及其數據通路 7.3.1 CPU的執行過程 7.3.2 指令周期的基本概念 7.3.3 數據通路及其基本要素 7.3.4 指令子周期的數據通路 7.4 JJentiurn處理器 本章小結 習題 第8章 指令繫統 8.1 機器指令 8.1.1 指令的一般書寫格式 8.1.2 指令字長 8.2 操作數的類型、大小和存儲 8.2.1 操作數類型和大小 8.2.2 數據在存儲器中的存放方式 8.3 操作類型 8.3.1 數據傳送類 8.3.2 算術運算類 8.3.3 邏輯運算類 8.3.4 控制傳送類 8.3.5 輸入輸出類 8.3.6 繫統控制類 8.4 尋址技術 8.4.1 立即數尋址 8.4.2 寄存器尋址 8.4.3 存儲器尋址 8.4.4 寄存器和存儲器混合尋址 8.4.5 相對尋址 8.4.6 堆棧尋址 8.5 指令集結構的功能設計 8.5.1 復雜指令繫統計算機 8.5.2 精簡指令繫統計算機 8.5.3 CISC與RISC的比較 8.6 指令繫統的舉例和設計 8.6.1 SPARC的指令繫統 8.6.2 Pentium微處理器的指令繫統 本章小結 習題 第9章 控制器 9.1 控制器的功能 9.1.1 控制器的功能 9.1.2 控制器的組成 9.1.3 微操作命令分析 9.1.4 控制信號 9.2 硬布線控制器 9.2.1 硬布線控制器概述 9.2.2 硬布線控制器的結構 9.2.3 硬布線控制器的設計步驟 9.3 微程序控制器 9.3.1 微程序控制器概述 9.3.2 微程序控制器的結構框圖 9.3.3 微程序控制器的工作原理 9.3.4 微指令的格式 9.3.5 微指令的編碼方式 9.3.6 微指令序列地址的形成 9.3.7 微程序控制器舉例 本章小結 習題 **0章 並行計算機繫統結構 10.1 計算機繫統結構中的並行性概念 10.1.1 概述 10.1.2 並行計算機體繫結構的分類 10.2 流水線技術 10.2.1 流水線原理 10.2.2 流水線的性能指標 10.2.3 流水線的相關問題 10.2.4 動態調度 10.3 片內並行 10.3.1 超流水線技術 10.3.2 超標量技術 10.3.3 超長指令字技術 10.4 共享內存的多處理機 10.4.1 UMA對稱多處理器繫統 10.4.2 NUMA多處理器繫統 10.5 消息傳遞的多處理機 10.5.1 互聯網絡 10.5.2 大規模並行處理器 10.5.3 集群計算 10.5.4 多計算機的通信軟件 本章小結 習題 附錄 附錄A 使用硬布線方法設計CPU 附錄B 常用邏輯符號對照表 參考文獻
" |