作 者:(美)斯科特·C.史密斯,(美)狄佳 著 何安平,馮志華 譯
定 價:59
出 版 社:電子工業出版社
出版日期:2023年07月01日
頁 數:96
裝 幀:平裝
ISBN:9787121459269
"* 介紹了常規的異步(無時鐘)邏輯,隨後聚焦於采用歸零邏輯進行延遲非敏感型異步邏輯設計。* 展示了面向吞吐率的優化技術,包括流水線、嵌入式寄存、超前完備性檢測和NULL周期消減技術。* 介紹了歸零邏輯的低功耗設計技術,如輸入分流技術和NCL電路的多閾值CMOS(MTCMOS)技術。"
●第1章 異步邏輯簡介 1
參考文獻 4
第2章 歸零邏輯(NCL)概述 6
2.1 NCL繫統框架及 6
2.2 晶體管級NCL閾值門設計 13
第3章 組合NCL電路設計 16
3.1 輸入完備性與可觀測性 16
3.2 雙軌組合NCL電路設計 21
3.3 四軌組合NCL電路設計 25
第4章 時序NCL電路設計 33
4.1 米利機和摩爾機的NCL實現 33
4.2 算法狀態機的NCL實現 40
參考文獻 42
第5章 NCL電路的吞吐量優化技術 43
5.1 流水線技術 43
5.2 嵌入式寄存技術 49
5.3 超前完備性檢測技術 52
5.4 NULL周期消減技術 55
參考文獻 57
第6章 低功耗NCL設計 58
6.1 輸入分流技術 58
6.2 NCL電路的多閾值CMOS(MTCMOS)技術 61
6.2.1 同步電路的MTCMOS技術 62
6.2.2 NCL電路的MTCMOS技術 64
參考文獻 76
第7章 NCL設計實例 77
本書講述采用歸零邏輯(NCL)來設計異步電路的方法。首先講解了具有輸入完備性和可觀測性的雙軌或四軌組合邏輯電路設計方法,接著探討了具有數據路徑反饋功能的時序邏輯電路的實現方式,然後展示了面向吞吐量的優化技術和歸零邏輯的低功耗設計技術,最後給出了一個優化的優選公約數( )電路實例。本書適合從事數字繫統設計,特別是集成電路芯片相關領域的科研人員和工程師閱讀,也可以作為相關專業師生的參考用書。
(美)斯科特·C.史密斯,(美)狄佳 著 何安平,馮志華 譯
何安平,博士,蘭州大學信息科學與工程學院副教授。畢業於蘭州大學信息科學與工程學院,專業方向為計算機軟件與理論,承擔本科生及研究生的多門課程的教學工作。