[ 收藏 ] [ 简体中文 ]  
臺灣貨到付款、ATM、超商、信用卡PAYPAL付款,4-7個工作日送達,999元臺幣免運費   在線留言 商品價格為新臺幣 
首頁 電影 連續劇 音樂 圖書 女裝 男裝 童裝 內衣 百貨家居 包包 女鞋 男鞋 童鞋 計算機周邊

商品搜索

 类 别:
 关键字:
    

商品分类

  • 新类目

     管理
     投资理财
     经济
     社会科学
  • 計算機原理課程設計(第2版高等學校計算機類十二五規劃教材)
    該商品所屬分類:圖書 ->
    【市場價】
    99-144
    【優惠價】
    62-90
    【作者】 陳智勇 
    【出版社】西安電子科大 
    【ISBN】9787560633893
    【折扣說明】一次購物滿999元台幣免運費+贈品
    一次購物滿2000元台幣95折+免運費+贈品
    一次購物滿3000元台幣92折+免運費+贈品
    一次購物滿4000元台幣88折+免運費+贈品
    【本期贈品】①優質無紡布環保袋,做工棒!②品牌簽字筆 ③品牌手帕紙巾
    版本正版全新電子版PDF檔
    您已选择: 正版全新
    溫馨提示:如果有多種選項,請先選擇再點擊加入購物車。
    *. 電子圖書價格是0.69折,例如了得網價格是100元,電子書pdf的價格則是69元。
    *. 購買電子書不支持貨到付款,購買時選擇atm或者超商、PayPal付款。付款後1-24小時內通過郵件傳輸給您。
    *. 如果收到的電子書不滿意,可以聯絡我們退款。謝謝。
    內容介紹



    出版社:西安電子科大
    ISBN:9787560633893
    商品編碼:1392390527

    開本:16
    出版時間:2014-06-01

    代碼:17
    作者:陳智勇

        
        
    "

    基本信息

    • 商品名稱:計算機原理課程設計(第2版高等學校計算機類十二五規劃教材)
    • 作者:陳智勇
    • 代碼:17
    • 出版社:西安電子科大
    • ISBN號:9787560633893

    其他參考信息

    • 出版時間:2014-06-01
    • 印刷時間:2014-06-01
    • 版次:2
    • 印次:3
    • 開本:16開
    • 包裝:平裝
    • 頁數:150
    • 字數:228千字

    內容提要

    陳智勇編著的《計算機原理課程設計(第2版)》 繫統地講述了CISC、RISC和流水線微處理器的基本概 念、設計原理和分析方法,書中以一個範 例的設計為主線,分別介紹了CISC、RISC和流水線微 處理器的設計步驟、基本結構,以電路的 設計方法和相應的VHDL源程序或電路圖。
         本書內容豐富、取材先進,在闡述基本原理的基 礎上,給出了設計方法和實例,以幫助讀者*好地理 解一些比較抽像的概念。書中綜合運用了“彙編語言 程序設計”、“數字邏輯”、“計算機組成原理”、 “計算 機繫統結構”、“VHDL程序設計”等多門課程的相關 知識,是一本綜合性和實踐性很強的指導書。
         本書不僅可作為高等院校計算機專業和控制類專 業本科生的教材或有關專業研究生的教材,也可作為 相關領域或技術人員的參考書。
        

    目錄

    **章 微處理器的設計原理
    1.1 微處理器的組成和功能
    1.2 CISC微處理器設計遵循的一般原則
    1.3 微程序控制器的基本原理
    1.3.1 控制存儲器
    1.3.2 微指令寄存器
    1.3.3 地址轉移邏輯電路
    1.4 RISC微處理器設計遵循的一般原則
    1.5 硬連線控制器的基本原理
    1.6 時序產生器的設計原理
    第2章 課程設計的要求、原理及方法
    2.1 課程設計的題目和內容
    2.1.1 課程設計的題目
    2.1.2 課程設計完成的內容
    2.2 課程設計的基本要求
    2.3 課程設計的具體步驟
    2.3.1 完成繫統的總體設計
    2.3.2 設計控制器的邏輯結構框圖
    2.3.3 設計機器指令格式和指令繫統
    2.3.4 設計時序產生器電路
    2.3.5 設計微程序流程圖或CPU操作流程圖
    2.3.6 設計操作控
    2.3.7 電路
    2.3.8 編寫彙編語言源程序
    2.3.9 將彙編語言源程序轉換成機器語言源程序
    2.3.10 其它操作
    2.4 考核方式
    第3章 CISC/RlSC模型機繫電路
    3.1 運算器和程序狀
    3.1.1 A
    3.1.2 程序狀
    3.1.3 暫存寄
    3.2 通用寄
    3.3 1:2分
    3.4 5選l數據選
    3.5 4選l數據選
    3.6 程序計
    3.7 地址寄
    3.8 主存
    3.8.1 ROM芯片的設計
    3.8.2 RAM芯片的設計
    3.9 指令寄
    3.10 時序產
    3.10.1 CISC模型機的時序產生器
    3.10.2 采用定長CPU周期RISC模型機的時序產生器
    3.10.3 采用變長CPU周期RISC模型機的時序產生器
    3.11 操作控
    3.11.1 微程序控
    3.11.2 硬連線控制器(采用定長CPU周期)
    3.11.3 硬連線控制器(采用變長CPU周期)
    3.12 頂層
    3.12.1 CISC模型機的項層(範例)
    3.12.2 采用定長CPIJ周期的RISC模型機的頂層(範例)
    3.12.3 采用變長CPIJ周期的RISC模型機的頂層(範例)
    3.13 輸入/輸出設備
    3.14 功能仿真和時序仿真
    3.14.1 CISC模型機上的仿真波形
    3.14.2 采用定長CPU周期的RISC模型機上的仿真波形
    3.14.3 采用變長CPU周期的RISC模型機上的仿真波形
    第4章 流水線微處理器設計技術
    4.1 流水線的工作原理
    4.1.1 流水線的工作原理
    4.1.2 相關問題及解決方法
    4.2 流水線微處理器設計
    4.2.1 流水線微處理器的總體框架設計
    4.2.2 流水線微處理器的設計流程
    4.3 流水線微處理器設計采用的關鍵技術
    4.3.1 定長的指令格式
    4.3.2 流水線結構和操作控制時序
    4.3.3 以運算器作為CPU內部數據流動的中心
    4.3.4 數據相關及解決方法
    4.3.5 控制相關及解決方法
    4.3.6 等長的指令解釋時間
    第5章 流水線微處電路設計
    5.1 運算器和程序狀
    5.1.1 A
    5.1.2 程序狀
    5.1.3 累加器和暫存寄
    5.2 通用寄存
    5.3 程序計
    5.4 主存
    5.5 指令寄
    5.6 相關性檢查及解決
    5.7 操作控
    5.8 頂層
    5.9 數據暫
    5.10 輸出數據暫
    5.11 數據選
    5.11.1 3選l數據選MUX3
    5.11.2 2選l數據選MUX2
    5.11.3 2選l數據選MUX2IN
    5.12 輸入/輸出設備
    5.13 功能仿真和時序仿真
    第6章 MAX+plus Ⅱ開發繫統
    6.1 MAX+plus Ⅱ繫統運行環境及軟件安裝
    6.1.1 概述
    6.1.2 軟件安裝
    6.2 MAX+plus Ⅱ工作環境
    6.2.1 MAX+plus Ⅱ管理器
    6.2.2 層次顯示器
    6.2.3 圖形編輯器
    6.2.編輯器
    6.2.5 文本編輯器
    6.2.6 波形編輯器
    6.2.7 編譯器
    6.2.8 仿真器
    6.2.9 編程器
    6.3 MAX+plus II開發流程
    6.3.1 設計輸入
    6.3.2 編譯處理與仿真
    6.3.3 器件編程
    附錄 采用三數據總線結構運算器進行模型機設計的關鍵技術
    參考文獻




    "
     
    網友評論  我們期待著您對此商品發表評論
     
    相關商品
    在線留言 商品價格為新臺幣
    關於我們 送貨時間 安全付款 會員登入 加入會員 我的帳戶 網站聯盟
    DVD 連續劇 Copyright © 2024, Digital 了得網 Co., Ltd.
    返回頂部