內容簡介
本書是介紹用QuartusⅡ6.0進行計算機設計的教材。書中以*的手法設計了一種抗病毒的計算機核心結構,其中包括CPU設計、中斷設計、通用總線接口設計和DMA設計等計算機部件。本書有別於嵌入式繫統,是從基本的計算機基礎設計開始講述的,包括陣列乘法器和除法器在內的各項設計,都是從根基上展開的計算機設計,內容緊密結合計算機軟硬件原理,由簡單到復雜。書中介紹了如何具體地設計8位計算機,但其設計方法完全可以適用於32位、64位或更多位的計算機,對嵌入式繫統設計也具有獨特的參考價值。
本書適合作為高等院校計算機專業,微電子專業和工業自動化專業的電子計算機設計課程教材,也可供計算機研究、計算機設計制造、軟硬件工程師及智能芯片設計工程師等專業人員參考。
本書適合作為高等院校計算機專業,微電子專業和工業自動化專業的電子計算機設計課程教材,也可供計算機研究、計算機設計制造、軟硬件工程師及智能芯片設計工程師等專業人員參考。